Elettronica applicata e misure/Circuiti logici

Da WikiAppunti.
Jump to navigation Jump to search
Nota disambigua.svg Il titolo di questa pagina non è corretto per via delle caratteristiche del software MediaWiki. Il titolo corretto è B1. Circuiti logici.
Gtk-go-back-ltr.svg  A3. Esercitazione sulle incertezzeGtk-home.svg  Elettronica applicata e misure (B. Circuiti digitali)B2. Circuiti sequenziali I  Gtk-go-forward-ltr.svg

6-7 In elettronica gli stati logici 0 e 1 sono associati ai due valori di tensione alta <math>V_H \approx V_{AL}</math> e bassa <math>V_L \approx \text{GND} =0</math>:

  • convenzione logica positiva: 1 ⟷ <math>V_H</math> | 0 ⟷ <math>V_L</math>
  • convenzione logica negativa: 0 ⟷ <math>V_H</math> | 1 ⟷ <math>V_L</math>

8 Si definisce una tensione di soglia <math>V_T</math> al di sotto della quale il segnale analogico viene riconosciuto nello stato logico L, e viceversa.

9 Per un segnale analogico proveniente dall'uscita di un circuito digitale, sono definiti due valori limite di tensione:

  • <math>V_{OH}</math> è il valore di tensione minimo per l'uscita U allo stato H;
  • <math>V_{OL}</math> è il valore di tensione massimo per l'uscita U allo stato L.

Affinché questo segnale venga riconosciuto correttamente all'ingresso di un circuito digitale, sono definiti altri due valori limite:

  • <math>V_{IH} \leq V_{OH}</math> è il valore di tensione minimo per l'ingresso I allo stato H;
  • <math>V_{IL} \geq V_{OL}</math> è il valore di tensione massimo per l'ingresso I allo stato L.

11 Per compatibilità si intende la capacità di circuiti connessi in cascata di scambiarsi correttamente stati logici: gli ingressi devono interpretare correttamente i livelli di tensione.

72-73 Due circuiti logici appartenenti alla stessa famiglia logica hanno le stesse caratteristiche elettriche (alimentazione, tensioni e correnti di uscita e di ingresso, ritardi, consumo) → sono elettricamente compatibili tra di loro.

12-13 Conviene evitare valori limite ingresso-uscita uguali garantendo un margine di rumore per ridurre l'effetto dei disturbi:

<math>\begin{cases} V_{IH} < V_{OH} \\

V_{IL} > V_{OL} \end{cases} \Rightarrow \begin{cases} {\text{NM}}_H = V_{OH} - V_{IH} \\ {\text{NM}}_L = V_{IL} - V_{OL} \end{cases}</math>

15 Per recuperare un segnale digitale disturbato, si può interporre fra due circuiti digitali un comparatore di soglia, un modulo che realizza una funzione a gradino: converte un ingresso analogico, in base a un unico valore di soglia <math>S</math>, in un valore logico/binario in uscita.

Transcaratteristica di un invertitore reale

17 La transcaratteristica <math>V_O \left( V_I \right)</math> di un invertitore reale non è brusca ma segue una variazione continua e graduale attraverso uno stato logico non definito.

19 Sulla transcaratteristica, i valori limite di tensione sono definiti di solito come i punti in cui le tangenti al grafico hanno pendenza 45°. È impossibile definire con precisione la tensione di soglia <math>V_T</math> perché varia con l'alimentazione, la temperatura, ecc.

Parametri elettrici statici[modifica | modifica sorgente]

Struttura dell'invertitore CMOS[modifica | modifica sorgente]

CMOS inverter.png

21 Nell'invertitore CMOS (o a MOS complementari), l'uscita <math>V_O</math> tramite due interruttori è collegata:

  • alla tensione di alimentazione <math>V_{AL}</math> per avere lo stato alto H in uscita;
o
  • a massa <math>\text{GND}</math> per avere lo stato basso L in uscita.

Vi sono delle resistenze di perdita <math>R_{\text{on}}</math>: <math>R_{OH}</math> verso l'alimentazione, <math>R_{OL}</math> verso massa. L'invertitore CMOS è realizzato tramite un transistore pMOS verso <math>V_{AL}</math> e un transistore nMOS verso massa.[1]

Parametri di uscita[modifica | modifica sorgente]

22-27 In presenza di carichi (diodi LED, resistenze...), la corrente <math>I_O</math> in uscita deve essere limitata, altrimenti la tensione d'uscita <math>V_O</math> supererebbe i campi di valori garantiti:[2]

Caratteristica di un invertitore CMOS allo stato alto H collegato a un carico resistivo <math>R_L</math> verso massa
  • 23-24 allo stato alto H, all'intersezione tra la caratteristica della porta e la caratteristica del carico <math>R_L</math>:
<math>\begin{cases} V_O = V_{AL} + R_{OH} I_O \\

V_O = - R_L I_O \end{cases}</math>

deve essere garantita la condizione <math>V_O > V_{OH}</math> → occorre limitare la corrente di uscita: <math>\left| I_O \right| < \left| I_{OH} \right|</math>;[3]
Caratteristica di un invertitore CMOS allo stato basso L collegato a un carico resistivo <math>R_C</math> verso l'alimentazione
  • 25-26 allo stato basso L, all'intersezione tra la caratteristica della porta e la caratteristica del carico <math>R_C</math>:
<math>\begin{cases} V_O = V_{AL} - R_C I_O \\

V_O = R_{OL} I_O \end{cases}</math>

deve essere garantita la condizione <math>V_O < V_{OL}</math> → occorre limitare la corrente di uscita: <math>I_O < I_{OL}</math>.

Parametri di ingresso[modifica | modifica sorgente]

Analogamente anche la corrente in ingresso <math>I_I</math> deve essere limitata per garantire la condizione sulla tensione di ingresso <math>V_I</math>:

  • <math>I_{IL}</math> è la corrente oltre la quale la tensione d'ingresso <math>V_I</math> non è più minore di <math>V_{IL}</math>;
  • <math>I_{IH}</math> è la corrente oltre la quale la tensione d'ingresso <math>V_I</math> non è più maggiore di <math>V_{IH}</math>.

Configurazioni di uscita[modifica | modifica sorgente]

41 In un collegamento a bus non è noto a priori il numero di dispositivi logici connessi → bisogna evitare le collisioni, cioè due dispositivi non devono comunicare sul bus in contemporanea.

Uscita totem pole (TP)[modifica | modifica sorgente]

Uscita totem pole

36 L'uscita totem pole può essere vista come un deviatore tra <math>V_{AL}</math> e massa:

  • allo stato alto H la tensione di uscita <math>V_O</math> è prossima alla tensione di alimentazione <math>V_{AL}</math>;
  • allo stato basso L la tensione di uscita <math>V_O</math> è prossima a 0 (<math>\text{GND}</math>).

Uscita a tre stati (3S)[modifica | modifica sorgente]

Collegamento a bus con uscite a tre stati

42 In un collegamento a bus con uscite a tre stati, ogni circuito ha un segnale di enable, e i segnali di enable vengono attivati uno alla volta da un modulo di controllo per evitare le collisioni:

  • segnale di enable <math>\text{OE}</math> allo stato basso L: l'uscita del circuito è abilitata (come totem pole);
  • segnale di enable <math>\text{OE}</math> allo stato alto H: l'uscita del circuito viene disabilitata e assume un terzo stato Hi-Z (ad alta impedenza).

Il segnale di enable può essere rappresentato circuitalmente 38 con un unico deviatore a 3 posizioni, di cui una corrisponde allo stato Hi-Z, oppure 39 con un altro deviatore in serie all'uscita che abilita o disabilita l'uscita a seconda se chiuso o aperto:

Due rappresentazioni circuitali per l'uscita a tre stati

40 La non idealità del circuito aperto interpretato nello stato Hi-Z è rappresentabile con una corrente di perdita <math>I_{OZ}</math>.

42 L'uscita a tre stati è pericolosa se non si può garantire di poter attivare i segnali di enable solo uno alla volta.

Uscita a collettore aperto (OC)[modifica | modifica sorgente]

Collegamento a bus con uscite a collettore aperto

47 L'uscita a collettore aperto (open drain) trova applicazione nella gestione delle richieste di interrupt, dove possono verificarsi più di una richiesta alla volta.

43 Ogni stadio di uscita è realizzato con un solo interruttore nMOS verso massa.

46 Tutti gli stati di uscita sono in parallelo e condividono un'unica resistenza di pull-up <math>R_{PU}</math>:

  • 47 wired or: la linea va nello stato basso L se anche un solo interruttore è chiuso;
  • wired and: la linea va nello stato alto H solo se tutti gli interruttori sono aperti.

45 Ogni interruttore è quindi in grado di pilotare solo lo stato basso L. Se esso è aperto lo stato di uscita è solo disabilitato (Hi-Z); in questo caso si considera come elemento di non idealità una corrente di perdita <math>I_{OH}</math>.

32-33 Collegando <math>n</math> carichi a <math>m</math> uscite OC, è necessario scegliere una resistenza di pull-up <math>R_{PU}</math> che garantisca la compabilità statica, cioè la corrente e la tensione non devono superare i valori limite riconosciuti dai carichi:

<math>\begin{cases} I_R = m I_O - n I_I : & I_O < I_{OL} \vee I_O > I_{OH} \\

V_O = V_{AL} - I_R R_{PU} : & V_O < V_{OL} \vee V_O > V_{OH} \end{cases} \Rightarrow I_R = \frac{V_{AL} - V_O}{R_{PU}} \begin{cases} > mI_{OH} + nI_{IH} \Rightarrow R_{PU} < R_{\text{max}} \\ < m I_{OL} + n I_{IL} \Rightarrow R_{PU} > R_{\text{min}} \end{cases}</math>

La scelta del valore di resistenza <math>R_{PU}</math> è quindi un compromesso tra due caratteristiche del dispositivo:

  • <math>R_{PU} = R_{\text{min}}</math>: massimizza la velocità perché è minore la resistenza equivalente e quindi la costante di tempo <math>\tau</math>;
  • <math>R_{PU} = R_{\text{max}}</math>: minimizza la potenza dissipata perché la corrente che scorre attraverso la resistenza <math>R_{PU}</math> è minore.

Parametri dinamici[modifica | modifica sorgente]

50 La presenza di una capacità nel carico introduce degli effetti capacitivi di ritardo: le commutazioni non sono istantanee.

Tempi di transizione e di propagazione[modifica | modifica sorgente]

51 Si definisce tempo di transizione l'intervallo di tempo impiegato dal segnale per variare la sua ampiezza tra il 10% e il 90%. Si distinguono il tempo di salita <math>t_r</math> e il tempo di discesa <math>t_f</math>:

Real transition times.png

52 Una variazione all'ingresso viene propagata all'uscita con un certo ritardo: si definisce tempo di propagazione della porta l'intervallo di tempo tra l'istante in cui il segnale d'ingresso ha il 50% di ampiezza e l'istante in cui il segnale d'uscita ha il 50% di ampiezza:

Tempo di propagazione di un invertitore

Ritardi di trasmissione[modifica | modifica sorgente]

Il carico capacitivo introduce un ritardo <math>t_D</math> nel riconoscimento della variazione di stato da parte della porta d'ingresso:

Circuito transizione LH invertitore CMOS con carico capacitivo.png
  • 54 nella transizione LH, il condensatore passa da circuito aperto a cortocircuito → la tensione di uscita <math>V_B \left( t \right)</math> ha un andamento esponenziale crescente che parte dalla tensione <math>V_{OL}</math> e tende alla tensione <math>V_{OH}</math>:
56 <math>V_B \left( t \right) = V_{OH} + \left( V_{OL} - V_{OH} \right) e^{- \frac{t}{\tau_{LH}}}</math>
Circuito transizione HL invertitore CMOS con carico capacitivo.png
  • 55 nella transizione HL, il condensatore passa da cortocircuito a circuito aperto → la tensione di uscita <math>V_B \left( t \right)</math> ha un andamento esponenziale decrescente che parte dalla tensione <math>V_{OH}</math> e tende alla tensione <math>V_{OL}</math>:
56 <math>V_B \left( t \right) = V_{OL} + \left( V_{OH} - V_{OL} \right) e^{- \frac{t}{\tau_{HL}}}</math>
Graphs of CMOS inverter HL transition with capacitive load 2.png

Il ritardo di trasmissione <math>t_{D}</math> è il tempo impiegato dall'ingresso per riconoscere la variazione di stato. La variazione di stato viene riconosciuta quando viene superata la tensione di soglia <math>V_T</math>.

57 La tensione di soglia <math>V_T</math> non è univocamente definita → il ritardo di trasmissione <math>t_D</math> è variabile.

Invertitori nMOS e CMOS[modifica | modifica sorgente]

60 Nell'invertitore nMOS la resistenza equivalente di uscita vale <math>R_{PU}</math> nello stato H e <math>R_{OL} || R_{PU} \simeq R_{OL}</math> nello stato L → è molto più piccola quando l'interruttore è chiuso → la costante di tempo <math>\tau_{LH}</math> del fronte di salita risulta molto più piccola → il tempo di transizione LH è maggiore del tempo di transizione HL.

62 Nell'invertitore CMOS, invece, l'elemento di pull-up non è più passivo ma attivo: cambia il suo valore di resistenza equivalente in funzione dell'ingresso esattamente come fa l'elemento di pull-down → il comportamento dinamico è simmetrico e i tempi di transizione sono entrambi piccoli.

Minimizzazione dei ritardi[modifica | modifica sorgente]

Esempio di circuiti a più ingressi.png

64-68 La costante di tempo, e quindi il tempo di transizione, dipende anche dalla parte capacitiva del carico: collegare l'invertitore a un circuito digitale con un numero di ingressi, detto fan out, troppo grande aumenta la capacità equivalente di carico, rischiando per commutazioni veloci (nell'ordine delle centinaia di MHz) che il tempo di transizione (ad es. 20 ns invece di 5 ns a causa di un elevato fan out) superi il tempo di commutazione (ad es. 10 ns) e il segnale non abbia il tempo di commutare tra uno stato logico e l'altro.

65 Un pass gate, cioè un MOS inserito in serie tra l'uscita e l'ingresso, aumenta ancora di più il ritardo perché aggiunge una parte resistiva e capacitiva aumentando la costante di tempo <math>\tau</math>:

67 Per avere bassi ritardi occorre minimizzare la resistenza d'uscita <math>R_o</math> e minimizzare la capacità equivalente <math>C_I</math> degli ingressi.[4] Nell'invertitore CMOS si possono minimizzare i ritardi riducendo la costante di tempo, in particolare:

  • la resistenza equivalente <math>R_O</math> vista ai morsetti del condensatore → la corrente <math>I_O</math> che scorre all'uscita diventa elevata;
  • la capacità equivalente <math>C_I</math> → il dispositivo deve essere piccolo (ad esempio, nel transistore MOS la capacità <math>C_{ox}</math>, cioè la capacità equivalente per unità di superficie,[5] si estende all'intero volume moltiplicandola per l'area <math>A=W \cdot L</math>) → conferma la legge di Moore.

Segnali differenziali[modifica | modifica sorgente]

Exquisite-kfind.pngPer approfondire, vedi la sezione Segnale differenziale e di modo comune alla pagina Sistemi e tecnologie elettroniche - A5. Circuiti con amplificatori operazionali ideali.

69 Anche i segnali digitali possono essere trasmessi in modo differenziale: lungo due fili, entrambi riferiti al terzo filo di massa, scorrono due segnali digitali uno invertito all'altro, e il segnale logico di informazione è dato dalla loro differenza.

70-71 Vantaggi
  • immunità ai disturbi dall'esterno;
  • minor consumo: i gradini dei singoli segnali hanno metà ampiezza del segnale differenziale allo stato alto H → è richiesta una tensione di alimentazione minore di quella richiesta da un singolo segnale di modo comune di ampiezza doppia.

Note[modifica | modifica sorgente]

  1. In realtà si usano tipicamente più di due transistori per far avvicinare la transcaratteristica maggiormente all'idealità.
  2. Se l'uscita dell'invertitore CMOS viene collegata all'ingresso (gate) di un transistore MOSFET, la corrente di uscita è addirittura trascurabile.
  3. Per convenzione la corrente si considera sempre positiva entrante → in questo caso la corrente <math>I_O</math> è negativa e la si considera in modulo.
  4. La resistenza di ingresso <math>R_I</math> nei circuiti moderni è sempre approssimabile a un circuito aperto.
  5. Nel sistema MOS, la superficie è perpendicolare alla lunghezza del canale <math>L</math>.
Nota disambigua.svg Il titolo di questa pagina non è corretto per via delle caratteristiche del software MediaWiki. Il titolo corretto è B1. Circuiti logici.
Gtk-go-back-ltr.svg  A3. Esercitazione sulle incertezzeGtk-home.svg  Elettronica applicata e misure (B. Circuiti digitali)B2. Circuiti sequenziali I  Gtk-go-forward-ltr.svg